- 积分
- 3581
- 在线时间
- 3713 小时
- 最后登录
- 2021-2-4
- 阅读权限
- 5
- 精华
- 2
- UID
- 7302
- 帖子
- 3515
- 精华
- 2
- 经验
- 3581 点
- 金钱
- 3467 ¥
- 注册时间
- 2006-1-18
|
这段时间一直在忙几个设计,所以没时间回老弟的帖子,不好意思
我说说我的见解.
--------------------------------------
概括为以下几条:
1.最低的失真度和高信噪比。这两个指标主要由D/A的性能决定,此外PCB的设计、电源也有很大影响。
3.低JITTER要求,因此必须要有本地低JITTER的PLL和FIFO做缓冲,FIFO要有一定深度以防被拉破。
4.平台化设计,作为硬件平台通过改变软件可以当其他东西用,比如信号源。
--------------------------------
对应你的
1.关键点是三点:电源,电源,电源.
高的信噪比其最决定的因数是电源的纹波.da理论上电源抑制比为0, 所以电源才是根本.
失真,牵涉的东西很复杂,但是我知道一个比较明显的现象.电源的带宽.电源的带宽不够,高频失真加剧.互调失真也加剧
3. jitter, 关键点还是电源,另一个关键是环路滤波器.
vco是压控振荡器. 电源的底噪和纹波直接影响了振荡器的抖动.电源的速度和环路滤波器直接影响了pll的锁定速度
4.非常不错的想法,我现在做的一个仪用前级也是这个概念. |
|