原本我对CDM摇摆系统和各位一样是一片空白。自从我答应朋友做一个带出入仓的CDM9集成板的时候,才开始关注这个电路。花了一点时间研读论坛上吻子、毛毛虫等大侠无私放出来的资料。我这个电路是从一块带出入仓的CDM9的板子测绘过来的,板子上原先的CPU型号已经被奸商擦除,我是根据吻子等好兄弟的一些断续放出的资料倒推断出是99685芯片。我的板子CPU还带了4011快速寻道电路,4011和吻子兄弟图中的74hc00其实是一样的东西。
如果要细究7310的34引脚外围的三极管作用,那么依不才的分析,可能是这样的:
1、99696系统的310板,8808的PIN10即PLLH引脚连接7310的PIN34即HFD,同时连接到99696的PIN30。查阅8808的PDF原理框图可以知道,PIN10脚是和增益控制有关的输出引脚,PDF中明确是送入解码器也就是7310的。文字描述:PLL on hold output,意思就是PLL锁相环锁定信息输出。
然后再查看7310的PDF,文字描述由于缺页,无法看到HFD引脚的文字描述,然后再看框图,HFD引脚送入的信号去了芯片内部相位检测电路和频率检测电路,然后从29引脚PD/OC外接一个低通滤波器,和7310内部4.3M压控振荡器VCO组成一个完整锁相环。
2、对照了99685系统的310板,上述8808的10脚、7310的34脚全部悬空,说明这个电路不接,整个电路还是可以工作的
3、对照我的板子,8808的PLLD连接到7310的34脚HFD,和99685芯片没有任何关联,而同时是去了一个NPN管的基极,NPN管子的C极连接到了7310的29脚PD/OC,也就是外接的低通RC网络,E极是接地的。可以理解为这个管子是一个开关,其控制是8808的PLLD引脚送出的,也就是PLL on hold信号,将三极管导通后,相当于在原始的RC低通网络上并联了一个1M的电阻落地。从7310的官方PDF对29引脚文字描述看:PD/OC=Phase detector output/Oscillator control input。意思就是频率检测和相位检测在芯片内部相加,在此脚外部过滤后作为内部VCO的频率控制信号。也就是说,改变此脚的电压会影响内部VCO的振荡频率。
那么是否可以这样理解啦:在99685系统,8808的PLLD送出锁相环锁定信号,也就是高电平,控制7310的29脚外围RC回路的数值,直接影响7310内部VCO的频率。这个控制是由8808与7310共同完成而无需99685干预的。当PLLD的控制信号为低电平的时候,7310系统又回复到正常的VCO频率。在99685的310系统里面,这个回路干脆取消了。而在99696的310系统里,这个控制是由99696的30引脚送出的控制信号来完成的。
当然,这样干的目的我也不是很清楚,我能理论分析的就是这些了。