[心得经验] 晚来的双并ES9018

[复制链接] 查看: 74407|回复: 335

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-19 21:11 | 显示全部楼层
bbp 发表于 2013-11-19 21:04
好吧,没办法交流
乐在其中最要紧

我知道你想说,器件要低抖动,这个谁都想要的,我也不外!!、
只不过,抖动是相对时钟频率来说的,一个高速度时钟,低抖动这是当然的!!
这是要看实际的输入信号对吧!!!在说了现在的上百M以上信号都是用差分来做的, 音频解码的SPDIF最高也就24M左右,IIS 384最高也是24左右(BCK),所以我们没必要担心抖动的问题,当然能减少当然是好的!!!
非常感谢你的分析,这个表我之前是没有看过的,可能看过,不过没有注意到!!!

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-19 21:13 | 显示全部楼层
bbp 发表于 2013-11-19 21:04
好吧,没办法交流
乐在其中最要紧

在补充一个,FPGA担心的是亚稳态,这个可以在FPGA内部逻辑消除!!亚稳态,会对整个FPGA的系统都会有影响!!

103

主题

5

好友

3009

积分
     

罗宾汉 当前离线

Rank: 7Rank: 7Rank: 7

UID
4153
帖子
3096
精华
0
经验
3009 点
金钱
2527 ¥
注册时间
2005-5-8
发表于 2013-11-19 21:42 | 显示全部楼层
心只有你8958 发表于 2013-11-19 21:13
在补充一个,FPGA担心的是亚稳态,这个可以在FPGA内部逻辑消除!!亚稳态,会对整个FPGA的系统都会有影响 ...


最后的客观结果可以拿到HIFI DIY的广州实验室测测看的

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-19 21:52 | 显示全部楼层
bbp 发表于 2013-11-19 21:42
最后的客观结果可以拿到HIFI DIY的广州实验室测测看的

到时候可以考虑,不过我比较注重听感,实测可以PK掉DAC2,参数应该没有啥问题吧,音质不好的,绝对不出品

13

主题

1

好友

1406

积分

认证会员 当前离线

Rank: 4

UID
30337
帖子
1595
精华
0
经验
1406 点
金钱
1382 ¥
注册时间
2007-11-12

认证会员

发表于 2013-11-19 21:58 | 显示全部楼层
心只有你8958 发表于 2013-11-19 21:11
我知道你想说,器件要低抖动,这个谁都想要的,我也不外!!、
只不过,抖动是相对时钟频率来说的,一个 ...

LZ有一定的FPGA技术基础,用在音频领域是不错,可惜的是对时钟技术还停留在很基础的认识层面上。
建议去看看介绍jitter的相关文献。

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-19 21:59 | 显示全部楼层
chenxiuping15 发表于 2013-11-19 21:58
LZ有一定的FPGA技术基础,用在音频领域是不错,可惜的是对时钟技术还停留在很基础的认识层面上。
建议去 ...

会的,非常感谢你的建议!

31

主题

1

好友

324

积分

业余侠客 当前离线

Rank: 4

UID
61473
帖子
3657
精华
0
经验
324 点
金钱
308 ¥
注册时间
2008-11-4
发表于 2013-11-20 09:49 | 显示全部楼层
看阵容异常强大,恭喜

28

主题

3

好友

1737

积分
     

侠之大者 当前离线

HIFILU

Rank: 6Rank: 6

UID
61596
帖子
2240
精华
0
经验
1737 点
金钱
1740 ¥
注册时间
2008-11-5
发表于 2013-11-20 09:59 | 显示全部楼层
继续关注,楼主是一个终于现实的能者

11

主题

0

好友

120

积分

论坛游民 当前离线

Rank: 3Rank: 3

UID
331921
帖子
440
精华
0
经验
120 点
金钱
110 ¥
注册时间
2011-5-10
发表于 2013-11-20 10:00 | 显示全部楼层
兄弟,好样的,祝早日成功啊

11

主题

1

好友

497

积分

业余侠客 当前离线

终极电流

Rank: 4

UID
6329
帖子
830
精华
0
经验
497 点
金钱
426 ¥
注册时间
2005-11-14
发表于 2013-11-20 11:18 | 显示全部楼层
心只有你8958 发表于 2013-11-19 21:11
我知道你想说,器件要低抖动,这个谁都想要的,我也不外!!、
只不过,抖动是相对时钟频率来说的,一个 ...

不会吧,这个表是你的板子上那块FPGA最重要的技术参数喔,这个芯片官方有参考代码,稍作修改可以实现这些,但要出好效果,供电重要,但更重要是内面的"软件"算法要重新深度开发才行,简单的I/O控制就还不如74**之类的

11

主题

1

好友

497

积分

业余侠客 当前离线

终极电流

Rank: 4

UID
6329
帖子
830
精华
0
经验
497 点
金钱
426 ¥
注册时间
2005-11-14
发表于 2013-11-20 11:40 | 显示全部楼层
另,看到你的板上只有一块晶振,是多少频率,官方参考代码好像也是一块晶振的,PLL为什么不用双晶振,来处理44.1K及48K的倍频采样,这样似乎更好些啊

73

主题

0

好友

220

积分

业余侠客 当前离线

Rank: 4

UID
16151
帖子
448
精华
0
经验
220 点
金钱
59 ¥
注册时间
2006-12-19
发表于 2013-11-20 12:23 | 显示全部楼层
好东东,俺老百姓烧不起呀
头像被屏蔽

6

主题

0

好友

118

积分
     

禁止发言 当前离线

UID
605564
帖子
169
精华
0
经验
118 点
金钱
108 ¥
注册时间
2013-7-22
发表于 2013-11-20 12:44 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-20 14:38 | 显示全部楼层
stars 发表于 2013-11-20 11:40
另,看到你的板上只有一块晶振,是多少频率,官方参考代码好像也是一块晶振的,PLL为什么不用双晶振,来处理44.1 ...

我晕,兄弟,这是DAC解码,不是数字解码,数字解码才要两个晶振或者三个(第三个为主时钟)!!!

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-20 14:44 | 显示全部楼层
stars 发表于 2013-11-20 11:18
不会吧,这个表是你的板子上那块FPGA最重要的技术参数喔,这个芯片官方有参考代码,稍作修改可以实现这些,但 ...


FPGA在DAC解码中并不是最主要的,当然他的重要性紧次于ES9018!!!   FPGA可以写一个FIR滤波器,不过那个真是没有必要,ES内部有了,在加一个是多于的,ES内部就有,FPGA对输入的数据进行多级缓冲,并消除亚稳态的,,还有IO不如74HC,我不知道你从哪听说了?? 请你认真验证,在发表你的看法!!!

0

主题

0

好友

29

积分

注册会员 当前离线

Rank: 2

UID
271306
帖子
45
精华
0
经验
29 点
金钱
29 ¥
注册时间
2010-12-12
发表于 2013-11-20 14:47 | 显示全部楼层
不是一般骚,高骚。

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-20 15:04 | 显示全部楼层
stars 发表于 2013-11-20 11:18
不会吧,这个表是你的板子上那块FPGA最重要的技术参数喔,这个芯片官方有参考代码,稍作修改可以实现这些,但 ...

另外补充一下播放DSD是会用到ES的8个DATA口,这8个DATA如果输入做得不好,有可能引有噪音,如果像你用74HC来做为接收,并切换,74HC用的数量可不是三四只的问题,如此多的IC作为接收,你可以想像一下了,对信号的干扰是多大的了!!

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-20 19:42 | 显示全部楼层
pigs168 发表于 2013-11-20 09:49
看阵容异常强大,恭喜

谢谢兄弟哈  最近生意可好

31

主题

1

好友

324

积分

业余侠客 当前离线

Rank: 4

UID
61473
帖子
3657
精华
0
经验
324 点
金钱
308 ¥
注册时间
2008-11-4
发表于 2013-11-20 20:23 | 显示全部楼层
心只有你8958 发表于 2013-11-20 19:42
谢谢兄弟哈  最近生意可好

一般般啦,今年都马马虎虎

57

主题

3

好友

1860

积分
     

侠之大者 当前离线

Rank: 6Rank: 6

UID
275451
帖子
3958
精华
0
经验
1860 点
金钱
1939 ¥
注册时间
2010-12-24
 楼主| 发表于 2013-11-20 20:51 | 显示全部楼层
pigs168 发表于 2013-11-20 20:23
一般般啦,今年都马马虎虎

你的电源和XMOS销量很好哦  
您需要登录后才可以回帖 登录 | 注册

本版积分规则

Powered by Discuz! X3.4

© 2001-2012 Comsenz Inc.

返回顶部