ouzilan
发表于 2009-12-30 18:55
真的希望楼主出套件。
qqxm
发表于 2010-1-2 23:34
辛苦了 学习
wbggrt
发表于 2010-1-6 15:07
牛坛H版:8414的20脚为什么是470+0.22UF电容而不是0.068UF呢?有什么好处吗?
63321017
发表于 2010-1-6 15:20
好贴!!图文并茂
chopin
发表于 2010-1-6 15:29
{:3_94:}佩服楼主的精神!相信楼主在生活上也是个一丝不苟的人
hanyu
发表于 2010-1-6 16:27
牛坛H版:8414的20脚为什么是470+0.22UF电容而不是0.068UF呢?有什么好处吗?
wbggrt 发表于 2010-1-6 15:07 http://bbs.hifidiy.net/images/common/back.gif
您好:
CS8414的20脚是用于生成主时钟(MCLK)的锁相环电路的环路滤波器(LOOP FILTER)外接阻容件的引脚。
做过锁相环的朋友都很清楚,这个LOOP FILTER的频率特性,对锁相环生成的时钟特性有相当明显的影响。
这里没有采用datasheet上的标准参数,而是采用了一个以前好像是从diyaudio.com论坛还是哪里看来的优化参数,
从特性上分析,和标准参数相比,因为截止频率的降低,这个LOOP FILTER参数对高频抖动的衰减性能更理想,
许多年前做过比较实验也证明,这个参数确实对主时钟的性能有明显的提高。
佳达
发表于 2010-1-6 17:05
好贴,好文
hanyu
发表于 2010-1-6 17:13
好贴,好文
佳达 发表于 2010-1-6 17:05 http://bbs.hifidiy.net/images/common/back.gif
王兄 正是用的您帮我做的牛啊 相当不错 谢谢啊
fdisk0078
发表于 2010-1-6 18:58
图文并茂,好贴一定要顶
gwn
发表于 2010-1-6 19:33
好漂亮:loveliness:
wxkwgx
发表于 2010-1-6 21:31
10年前就从老牛那知道韩宇的大名,一直不能相见啊。
laiping
发表于 2010-1-6 21:59
超级强大,佩服:victory:
wsy19671018
发表于 2010-1-6 22:42
真正的好文章 支持
hanyu
发表于 2010-1-6 23:02
非常感谢各位的支持!
sd5184657
发表于 2010-1-6 23:19
高,只在是高! 佩服~
simmconn
发表于 2010-1-7 03:42
您好:
CS8414的20脚是用于生成主时钟(MCLK)的锁相环电路的环路滤波器(LOOP FILTER)外接阻容件的引脚。
做过锁相环的朋友都很清楚,这个LOOP FILTER的频率特性,对锁相环生成的时钟特性有相当明显的影响。
...
hanyu 发表于 2010-1-6 16:27 http://bbs.hifidiy.net/images/common/back.gif
jitter tolerance 和LPF corner frequency是两个互相牵制的参数。原厂推荐的LPF对拐点和peaking的设计自有它的道理。作为DIY当然可以适当降低LPF的带宽,因为你并不在意你的DAC是否符合AES对jitter tolerance的要求。你用来配合DAC的S/PDIF信号源恐怕也只有有限的几个,谈不上兼容性测试。做产品就不能这么干了。
wbggrt
发表于 2010-1-7 08:45
jitter tolerance 和LPF corner frequency是两个互相牵制的参数。原厂推荐的LPF对拐点和peaking的设计自有它的道理。作为DIY当然可以适当降低LPF的带宽,因为你并不在意你的DAC是否符合AES对jitter tolerance的要求 ...
simmconn 发表于 2010-1-7 03:42 http://bbs.hifidiy.net/images/common/back.gif
呵呵,谢谢二位,知道了,反正我们没有兼容要求,DIY就可以试试了
hanyu
发表于 2010-1-7 13:39
jitter tolerance 和LPF corner frequency是两个互相牵制的参数。原厂推荐的LPF对拐点和peaking的设计自有它的道理。作为DIY当然可以适当降低LPF的带宽,因为你并不在意你的DAC是否符合AES对jitter tolerance的要求 ...
simmconn 发表于 2010-1-7 03:42 http://bbs.hifidiy.net/images/common/back.gif
simmconn 谢谢您的指正!兄所言极是!
原厂的参数,毫无疑问的是一个偏向兼容性的妥协。
我个人认为,LOOP FILTER的参数的调整,无非也就是要在jitter 、牵引范围、锁定时间等几个性能之间找一个平衡点。
作为我们DIY探索实验,就可以尝试偏向我们更关心的JITTER性能。
在使用这个所谓优化参数的LOOP FILTER的测试过程中,在频繁切换SPDIF源或取样频率的情况下,
我曾发现有很小概率出现无法锁定,需要变换一下信号取样频率,或者重新加信号,才能锁定。
这个问题,我觉得作为DIY,这没什么大碍。
在使用二级锁相环以后,这个LOOP FILTER似乎可以选择更偏向于兼容性,但目前还没试过重新调整回原厂参数的影响。
卡西利亚斯
发表于 2010-1-7 15:33
:shutup:
有空回头又看了下,感觉似乎拐了一大圈,回头我觉得还是应该用8420 + 1853..........
CS8420的动态可以满足20bit的性能........ASRC又可以间接的解决抖动问题。
换句话说,就是1个比较好的晶体就可以满足了。
:loveliness:
世界上最神奇的片子莫过于 妖龙CS8422,史上最强
hanyu
发表于 2010-1-7 15:50
:shutup:
有空回头又看了下,感觉似乎拐了一大圈,回头我觉得还是应该用8420 + 1853..........
CS8420的动态可以满足20bit的性能........ASRC又可以间接的解决抖动问题。
换句话说,就是1个比较好的晶体就可 ...
卡西利亚斯 发表于 2010-1-7 15:33 http://bbs.hifidiy.net/images/common/back.gif
试过
个人不喜欢升频的声音
但是就没试过如果不升频,同频进出8420是啥效果?
有空试试
页:
1
2
3
4
5
6
[7]
8
9
10
11