simon_zsw 发表于 2009-2-6 21:47

原帖由 wangxianok 于 2009-2-6 20:51 发表 http://bbs.hifidiy.net/images/common/back.gif
我来上一张完整的图
要配合软件,光有原理图作用不大,等LZ对PLL有什么想法,用大型点的FPGA,大点的内存搞个骚包点的版本

刚下班在车上想DAC平衡还是并联?想搞个PCM63的平衡版本,配合那块缓冲板子玩:4sda

wangxianok 发表于 2009-2-6 21:55

用平衡的话,有个倒向取反的过程
这样很可能会损失掉一个Bit
所以我觉得没有必要搞平衡。
我想搞IS0150做隔离
然后用2片PCM1704做并联,标准的24bit 96kHz DAC~~~

不过我倒是很想用CPLD或者参数更好的FPGA搞一个这样的缓冲~

wangxianok 发表于 2009-2-6 21:57

19700日元价格也不低啊~
西蒙兄,你啥时候能搞到这个板?

音圣 发表于 2009-2-6 22:30

PLL(锁相环)电路有很多种!

iflyingpig 发表于 2009-2-6 22:50

原帖由 wangxianok 于 2009-2-6 21:55 发表 http://bbs.hifidiy.net/images/common/back.gif
用平衡的话,有个倒向取反的过程
这样很可能会损失掉一个Bit
所以我觉得没有必要搞平衡。
我想搞IS0150做隔离
然后用2片PCM1704做并联,标准的24bit 96kHz DAC~~~

不过我倒是很想用CPLD或者参数更好的 ...
:lol :lol

ljn824 发表于 2009-2-6 22:51

学习了,就喜欢这样的帖

ldic2008 发表于 2009-2-6 22:51

:2fsfsf

wangxianok 发表于 2009-2-6 23:37

原帖由 iflyingpig 于 2009-2-6 22:50 发表 http://bbs.hifidiy.net/images/common/back.gif

:lol :lol

我靠,你在哪里搞到的?真是眼馋!!
转两片给我把!

simon_zsw 发表于 2009-2-6 23:39

原帖由 wangxianok 于 2009-2-6 21:55 发表 http://bbs.hifidiy.net/images/common/back.gif
用平衡的话,有个倒向取反的过程
这样很可能会损失掉一个Bit
所以我觉得没有必要搞平衡。
我想搞IS0150做隔离
然后用2片PCM1704做并联,标准的24bit 96kHz DAC~~~

不过我倒是很想用CPLD或者参数更好的 ...

是的,问题就在反相信号,盯着mark的看了一晚,猜测PMD100会不会是把L/R data的信号一组放到74反相器上,另一组"正相"放到FIFO里做延时,等反相器的L/R data反转出来后再把"正相"信号放出来?




再把"正反"相信号放到RS422芯片上做差分传输



整形(而且便于飞线传输)后再到双1702上做平衡输出




要是这样能玩的话,会问问那缓冲板的作者能不能在软件上根据反相IC的速度调整信号输出的时间


类似的玩法以前在湾湾那里有过,不过因为没软件控制,所以正反相信号会有时差


http://ftp.diyzone.net/article.php?sid=444


我在規劃時想要讓這個DAC有平衡的輸出能力 , 但是我所選的PCM1702 D/A轉換IC並不具備有平衡輸出的功\能,為了這個問題我在PMD100送出來的DATA訊號做了一些手腳 , 也就是將送出來的左/右聲道的DATA訊號先經過74HC86( Exclusive-OR )的邏輯 IC 將相位反轉變成 180度後 , 再送進入PCM1702 進行D/A轉換的工作。

按一般來處理是將DATA訊號分成兩路,正向 ( 未反向 ) 的這一路DATA會直接進D/A轉換IC , 而另一路則會先經過相位反轉處理之後再進D/A轉換IC . 由於訊號經相位反轉處理之後會跟未經反相處理的訊號產生時間差 , 當然這個時間差是相當短暫幾乎不會有影響 ( 我個人認為 ) , 但我想許\多人一定希望正反相兩路DATA的時間能夠一致,所以我將左/右聲道的DATA訊號都拉進74HC86進行處理。線路圖上的U3就是在處理相位反轉的74HC86,旁邊有兩個J1及J2的JUMP,這兩個JUMP是作為輸出相位選擇用。

按照電路板的輸出規劃只要將J2短路輸出的相位就會按照電路板上的標示 , 若將J1短路則輸出的相位會跟電路板上標示的相位顛倒。為什麼要這樣做?因為考慮到有一些器材的平衡端子第2腳跟第3腳的相位定義跟別人剛好相反,也就是說一般的平衡端子腳位是定義成第1腳接地,第2腳非反相,第3腳反相。而有一些廠商的平衡端子定義第2腳跟第3腳跟別人剛好相反,所以我才設計這個選擇用的JUMP供使用者自行選擇想要的輸出相位。

http://ftp.diyzone.net/images2/DA0512-4.jpg

iflyingpig 发表于 2009-2-6 23:55

那个貌似不是74的反向器,有一个adi的小三角

simon_zsw 发表于 2009-2-7 00:08

原帖由 iflyingpig 于 2009-2-6 23:55 发表 http://bbs.hifidiy.net/images/common/back.gif
那个貌似不是74的反向器,有一个adi的小三角
你强,我还真没看出有AD的小三角:4sda

iflyingpig 发表于 2009-2-7 00:25

具体型号是没有办法看出来了

simon_zsw 发表于 2009-2-7 00:36

原帖由 wangxianok 于 2009-2-6 21:57 发表 http://bbs.hifidiy.net/images/common/back.gif
19700日元价格也不低啊~
西蒙兄,你啥时候能搞到这个板?
等有货再说,希望有高手出手出板对比对比:4fsfs

wangxianok 发表于 2009-2-7 09:55

可以让正负向的信号都通过74HC86,
这样就没有什么时间差了吧
控制与门的另外一脚电位,来得到不同的正反两路数字信号输出。

newayjia 发表于 2009-2-7 11:06

这个技术贴,支持

继续学习中

wenxing 发表于 2009-2-7 11:22

学习了

wangxianok 发表于 2009-2-7 13:06

原帖由 simon_zsw 于 2009-2-6 21:47 发表 http://bbs.hifidiy.net/images/common/back.gif

要配合软件,光有原理图作用不大,等LZ对PLL有什么想法,用大型点的FPGA,大点的内存搞个骚包点的版本

刚下班在车上想DAC平衡还是并联?想搞个PCM63的平衡版本,配合那块缓冲板子玩:4sda

个人不太建议是用R-R的DAC做平衡输出:0wa 仅仅是个人建议哦

我有UTC的变压器,如果一定用平衡,我想可以采用变压器实现

iflyingpig 发表于 2009-2-7 13:27

原帖由 wangxianok 于 2009-2-7 13:06 发表 http://bbs.hifidiy.net/images/common/back.gif


个人不太建议是用R-R的DAC做平衡输出:0wa 仅仅是个人建议哦

我有UTC的变压器,如果一定用平衡,我想可以采用变压器实现

程序正在慢慢琢磨,不过现在delta sigma的片子那么多,平衡输出的应有尽有,何必非要用r2r的片子呢,这些片子都很贵啊

ebao 发表于 2009-2-7 13:31

技术贴好,学习学习!

simon_zsw 发表于 2009-2-7 13:43

原帖由 wangxianok 于 2009-2-7 13:06 发表 http://bbs.hifidiy.net/images/common/back.gif


个人不太建议是用R-R的DAC做平衡输出:0wa 仅仅是个人建议哦

我有UTC的变压器,如果一定用平衡,我想可以采用变压器实现
嘿嘿,看见mark玩弄平衡1702k,偶也手痒了,平衡输出倒没兴趣,前/后级要全平衡配对大小管就把偶的腰包重伤了,只是要DAC平衡输出到LPF抵消干扰,马上转不平衡出来,因为手头有两对PCM63PK,不用白不用啊

正在研究那俩电位器是不是保持I/V后两边工作电压一致的,估计老外不太迷信OP的一致性,配对.后面还用OP伺服保证LPF的中点稳定

http://www.audiofans.cn/attachments/forumid_16/20070303_94a8cedb5e6efd70d6fau6UPixvCYO4U.jpg
http://www.audiofans.cn/attachments/forumid_16/20070303_e6df21d2292f83f3db52IhelE7NaTpU3.jpg
页: 1 2 [3] 4 5 6 7
查看完整版本: [原创] 对一款DAC用2nd PLL的电路分析