[数播] 数字音源音色调整的几点心得

[复制链接] 查看: 122200|回复: 225

19

主题

8

好友

1811

积分

侠之大者 当前离线

Rank: 6Rank: 6

UID
332719
帖子
1883
精华
0
经验
1811 点
金钱
1773 ¥
注册时间
2011-5-11
发表于 2021-6-30 20:16 来自手机端 | 显示全部楼层
lszyc 发表于 2018-1-28 13:00
光LDO+MLCC,除非LDO性能非常好,不然对于数字电路的脉冲式耗电(多个时钟周期)的响应,非常差。看LDO的 ...

引用“ 3.如上所述,对于SPDIF信号处理电路更是如此,SPDIF信号,基本上0跳变一次、1跳变两次,如图3所示。也就是说,1的电流消耗是0的两倍,因此也会产生和音频相关的电流模,纹波频谱中有音频信号内容。”

芯片内部1的时候接近电源电压,所以1的耗电最小,0反而是最耗电的,下拉至地跳变为0

19

主题

8

好友

1811

积分

侠之大者 当前离线

Rank: 6Rank: 6

UID
332719
帖子
1883
精华
0
经验
1811 点
金钱
1773 ¥
注册时间
2011-5-11
发表于 2021-6-30 20:19 来自手机端 | 显示全部楼层
高电平耗电小,阻抗高,容易出现尖峰脉冲。

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2021-6-30 20:23 | 显示全部楼层
443588415 发表于 2021-6-30 20:16
引用“ 3.如上所述,对于SPDIF信号处理电路更是如此,SPDIF信号,基本上0跳变一次、1跳变两次,如图3所示 ...

你是从输入输入IO的角度看,实际上,在IO没有上拉或下拉电阻的情况下,0和1的稳定状态,对于CMOS电路,耗电没什么区别。

理想的CMOS电路,因为输入、输出电容的存在,只在电平翻转时耗电。电平没翻转,不论是1或0,理想CMOS门不耗电。

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2021-6-30 20:25 | 显示全部楼层
443588415 发表于 2021-6-30 20:19
高电平耗电小,阻抗高,容易出现尖峰脉冲。

不存在高电平耗电小的说法,对于数字音频电路来说,阻抗从哪里来?具体是多少?

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2021-6-30 20:26 | 显示全部楼层
本帖最后由 lszyc 于 2021-6-30 20:28 编辑
443588415 发表于 2021-6-30 20:03
是靠近芯片的地方,还是稳压后的地方


靠近芯片的地方要处理,稳压后的地方后也要处理。

看你如何处理稳压芯片和耗电芯片之间的关系,是一个稳压电路供给多个耗电芯片?还是一个稳压电路,只供一个芯片耗电。

19

主题

8

好友

1811

积分

侠之大者 当前离线

Rank: 6Rank: 6

UID
332719
帖子
1883
精华
0
经验
1811 点
金钱
1773 ¥
注册时间
2011-5-11
发表于 2021-6-30 20:27 来自手机端 | 显示全部楼层
其实没怎么耗电,各芯片各有不同可以参考官方资料,

19

主题

8

好友

1811

积分

侠之大者 当前离线

Rank: 6Rank: 6

UID
332719
帖子
1883
精华
0
经验
1811 点
金钱
1773 ¥
注册时间
2011-5-11
发表于 2021-6-30 20:30 来自手机端 | 显示全部楼层
当电路输出0的时候与地之间内阻很低,接近0的方向

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2021-6-30 22:13 | 显示全部楼层
443588415 发表于 2021-6-30 20:27
其实没怎么耗电,各芯片各有不同可以参考官方资料,

是的,现在CMOS芯片都比较省电,不过不影响芯片中逻辑门电路状态翻转时耗电这个结论

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2021-6-30 22:26 | 显示全部楼层
443588415 发表于 2021-6-30 20:30
当电路输出0的时候与地之间内阻很低,接近0的方向

这里有两个问题:

第一个问题:你在181楼提到的:我说1和0翻转次数不同说的是spdif编码,1和0是逻辑概念,实际输出的spdif信号时,输出逻辑的1时电平在高低之间变化2次,而输出0时,只在高低之间变化1次。对于规范的spdif信号生成电路,不论输出1还是0,信号的高低电平电平时间是一样的。

第二个问题比较复杂,建议你仔细了解数字电路的输出,常见有三种。我估计你说的是三态门或互补输出。以典型的互补输出为例,输出低电平时,输出对地电阻非常小,如果接了上拉电阻,会产生比较大的电流消耗,但实际上,在数据音频电路中,很多时候数字输出不用接上拉电阻,而是接另一个芯片的输入,另一个芯片的输入是mos管的G极,也就1pF的电容。你觉得这个1pF的电容会消耗多少电?

9

主题

1

好友

591

积分

职业侠客 当前离线

Rank: 5Rank: 5

UID
5781
帖子
585
精华
0
经验
591 点
金钱
304 ¥
注册时间
2005-10-4
发表于 2021-7-3 06:53 来自手机端 | 显示全部楼层
本帖最后由 nrg001 于 2021-7-3 07:26 编辑

楼主有心了,应该下了不少功夫。电容的使用确实要多次搭配才行,有仪器看应该更方便。

8

主题

0

好友

97

积分

论坛游民 当前离线

Rank: 3Rank: 3

UID
970479
帖子
92
精华
0
经验
97 点
金钱
81 ¥
注册时间
2022-6-15
发表于 2022-6-24 23:57 | 显示全部楼层
好贴,学到不少知识,必须顶贴记号

13

主题

2

好友

582

积分

职业侠客 当前离线

Rank: 5Rank: 5

UID
950329
帖子
578
精华
0
经验
582 点
金钱
556 ¥
注册时间
2022-2-21
发表于 2022-7-7 02:15 | 显示全部楼层
lszyc 发表于 2021-5-17 10:59
就我所知,也确实有并联稳压用于SD卡供电的数字播放器,比如百万数播3.5版。

也见过给恒温晶振供电稳 ...


给晶振并联稳压供电还有这作用,长知识,楼主的帖子信息量都大。

1

主题

0

好友

355

积分

业余侠客 当前离线

Rank: 4

UID
49808
帖子
355
精华
0
经验
355 点
金钱
355 ¥
注册时间
2008-8-3
发表于 2022-7-7 14:39 | 显示全部楼层
markamp 发表于 2018-1-29 09:19
很少人能像楼主这样沉下心来研究理论,电源对DAC的影响确实很大,到从毛燥来讲,它不是最主要的因素,时钟 ...

赞同,很好,理性和感官的结合很好,还比较有条理。

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2022-7-7 16:41 | 显示全部楼层
nos001 发表于 2022-7-7 02:15
给晶振并联稳压供电还有这作用,长知识,楼主的帖子信息量都大。

大家一起科学发烧。

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2022-7-7 16:42 | 显示全部楼层
wszpz 发表于 2022-7-7 14:39
赞同,很好,理性和感官的结合很好,还比较有条理。

谢谢!只是经验分享,如有启发,那再好不过了。

19

主题

8

好友

1811

积分

侠之大者 当前离线

Rank: 6Rank: 6

UID
332719
帖子
1883
精华
0
经验
1811 点
金钱
1773 ¥
注册时间
2011-5-11
发表于 2022-7-7 17:33 来自手机端 | 显示全部楼层
数播和USB改磨心得

13

主题

2

好友

582

积分

职业侠客 当前离线

Rank: 5Rank: 5

UID
950329
帖子
578
精华
0
经验
582 点
金钱
556 ¥
注册时间
2022-2-21
发表于 2022-7-13 12:24 | 显示全部楼层
对于高频负载,负载端产生的纹波是主要的,如LT3042这种低噪声高PSRR主要是指对输入端的抑制,对负载端的调整和普通的串联稳压没区别,高频负载同样导致高纹波,只有在输出端并大容量低ESR电容才能降低负载端产生的纹波。

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2022-7-13 12:47 | 显示全部楼层
nos001 发表于 2022-7-13 12:24
对于高频负载,负载端产生的纹波是主要的,如LT3042这种低噪声高PSRR主要是指对输入端的抑制,对负载端的调 ...

输出端噪声是和PSRR不一样,但是和PSRR指标一样,通过输出端的电压负反馈实现,因此可以认为是接近的。

理论上如此,实测也是如此。

13

主题

2

好友

582

积分

职业侠客 当前离线

Rank: 5Rank: 5

UID
950329
帖子
578
精华
0
经验
582 点
金钱
556 ¥
注册时间
2022-2-21
发表于 2022-7-13 13:04 | 显示全部楼层
本帖最后由 nos001 于 2022-7-13 13:06 编辑
lszyc 发表于 2022-7-13 12:47
输出端噪声是和PSRR不一样,但是和PSRR指标一样,通过输出端的电压负反馈实现,因此可以认为是接近的。
...


LTSpice,ADI自家的,仿真LT3042对高频负载产生的电压变化调整率不高,1Mhz 15mA方波负载,产生2mV纹波。
并2个 10mΩ 470uF电容,纹波只有100uV。

18

主题

3

好友

3419

积分

罗宾汉 当前在线

Rank: 7Rank: 7Rank: 7

UID
202633
帖子
3340
精华
0
经验
3419 点
金钱
3337 ¥
注册时间
2010-5-18
 楼主| 发表于 2022-7-13 20:54 | 显示全部楼层
本帖最后由 lszyc 于 2022-7-13 21:00 编辑
nos001 发表于 2022-7-13 13:04
LTSpice,ADI自家的,仿真LT3042对高频负载产生的电压变化调整率不高,1Mhz 15mA方波负载,产生2mV纹波 ...


输出端加电容是肯定的,估计你仿真的时候,方波负载是从0-15ma吧?2mv纹波时,输出滤波电容是多少?

稳压电源的负载方波响应要不过冲,这个有点为难稳压电路了。

这是lt3042数据表上的过冲测试图
Dingtalk_20220713205945.jpg
您需要登录后才可以回帖 登录 | 注册

本版积分规则

Powered by Discuz! X3.4

© 2001-2012 Comsenz Inc.

返回顶部