电压型输出的DAC解码芯片是不是给它的负载越重越好?
以CS4398为例,手册上说输出阻抗为118Ω,最小负载阻抗为1KΩ,但推荐的电路里面给CS4398的负载也就是1KΩ左右。其他解码芯片也类似。而且电流型输出的芯片的模拟电路官图也类似,例如PCM1794,就算是给I/V运放施加的负荷,也达1KΩ或更低。这与我们常用运放的带负荷情况不太一样,我的理解是:多数运放带1KΩ负荷有点吃力,似乎10KΩ左右较好,而且不影响信噪比。
不知道各个芯片的官图模拟电路里面的电阻取值都这么小用意何在?
既然是接在运放后的负载电阻,你直接看运放的输出阻抗这个参数不就行了,与DAC有什么关系。比如NE5534,在一定条件下,它的输出阻抗可以很小。。。 电压输出型DAC负载太重失真加大,你没见很多DAC电压输出先加一级运放跟随器缓冲,就是为了减小失真。 用小电阻是跑分需要,大电阻影响信噪比;至于失真,论坛的视频都说了,不是那么重要…… 阻抗匹配,为了那个最佳点。负载重了,输出信号会失真,或者说建立不起来。负载轻了,吸收不了信号的功率,便影响了紧接着的信号的建立,这里可以理解为反射。这些,按照官方文档的推荐电路设计即可避免。
页:
[1]