准备做个DAC,请教I2S时钟的选择问题
音源方案第一步: LPC4330+SD卡播放WAV,APE,FLAC音源方案第二步: LPC4330写异步USB声卡固件,同时可作为USB声卡使用
DAC芯片: PCM1792
现在I2S时钟不确定哪种方案比较好
1、22.1184MHz和24.576MHz晶振用74LV4060分频。单片机和PCM1792都工作在I2S从模式,通过模拟开关选择74HC4060输出的LRCLK,BCLK频率
2、22.1184MHz和24.576MHz晶振用CPLD(EPM3032)分频和选择时钟。单片机和PCM1792都工作在I2S从模式
3、22.1184MHz和24.576MHz晶振接到单片机,通过设置单片机内部分频器(旁路PLL部分)输出,单片机工作在I2S主模式
4、22.1184MHz和24.576MHz晶振接到单片机,通过设置单片机内部AUDIO专用PLL升频,然后分频输出,单片机工作在I2S主模式
哪种时钟引入的Jitter会小一点。 不懂,很厉害的让子:victory: 顶一下,最近对数码电路感兴趣,努力恶补中。不知道楼主最后采用哪种方式了? 1好 第1种最好,次选第2种,第3,4是下下之选。 这个帖子为什么讨论的人这么少?如楼上兄弟所说。意思就是硬分屏比软控要好一些是吧? 本帖最后由 BH7KQK 于 2020-6-13 21:14 编辑
NMGBTZYF 发表于 2020-6-12 14:54
这个帖子为什么讨论的人这么少?如楼上兄弟所说。意思就是硬分屏比软控要好一些是吧?
这是肯定的,倍频越高抖动越大。
分频越大抖动越小。
别人的测试:
同一个PLL,改变倍频N,测得以下数据:
Fvco(Hz) Fout(Hz) Tj(p-p)
640M 160M 674.01ps
704M 88M 622.88ps
----------------------------------------------------------
另外,STM32手册关于PLL和I2S 专用PLL的JITTER结果来看,也是一样的。(准确的叫法是DLL)。
PLL 300PS,I2SPLL 400PS .你没看错,专用的I2S PLL抖动比PLL还大,并不是因为它有什么不同。而是它的分频和倍频系数不同造成的。
页:
[1]