请教下CXD2500可以接论坛1541的I2S吗?
很想把十周年的I2S功能利用上,目前CD机的DSP是CXD2500,请教下和SAA7220能否兼容?I2S的连接端口和连接线是否可以用S端子线? 应该可以,但是分体传输I2S信号的话,貌似信号线的要求比较高,我也不是很懂。总之,如果我要是接I2S的话,会把这块DAC撞到CD机箱里面。 I2S是飞利浦CD格式,CXD2500是索尼的DSP 不能兼容的。 hnjsy 发表于 2014-9-25 22:25 static/image/common/back.gif
I2S是飞利浦CD格式,CXD2500是索尼的DSP 不能兼容的。
感谢 hnjsy 发表于 2014-9-25 22:25 static/image/common/back.gif
I2S是飞利浦CD格式,CXD2500是索尼的DSP 不能兼容的。
:'( CD是飞利浦索尼共同发明的,I2S格式是统一的。 cliuqing 发表于 2014-9-25 22:49 static/image/common/back.gif
CD是飞利浦索尼共同发明的,I2S格式是统一的。
:o到底行不行啊。。 回去翻翻资料吧,我已记不清,依稀记得2500是不输出I2S信号的。 支持,只支持索尼格式的,BB公司PCM系列都可以完全支持I2S信号,至于接7220我试过不行,直接接1541也不行,必须是飞利浦格式才行! suzuki352 发表于 2014-9-26 00:21 static/image/common/back.gif
支持,只支持索尼格式的,BB公司PCM系列都可以完全支持I2S信号,至于接7220我试过不行,直接接1541也不行, ...
什么左对齐,右对齐的还是别的? 本帖最后由 suzuki352 于 2014-9-26 00:52 编辑
wzy728 发表于 2014-9-26 00:25 static/image/common/back.gif
什么左对齐,右对齐的还是别的?
这些我都试过,真心搞不懂,可能是我不行,人笨吧!
能够搞响看这个的制作,就会有线索了
http://bbs.hifidiy.net/forum.php?mod=viewthread&tid=826289&highlight=1541
http://bbs.hifidiy.net/thread-967498-1-1.html cliuqing 发表于 2014-9-25 22:49 static/image/common/back.gif
CD是飞利浦索尼共同发明的,I2S格式是统一的。
iI2S格式有三种,一种是左对齐,一种是右对其,还有一种就是标准I2S格式就是俗称的飞利浦模式。sony用的是右对齐格式,也有人叫sony格式。一般小日本的dac芯片都喜欢用右对齐。 几种常见的I2S数据格式 (2011-07-29 21:12:04)转载▼
标签: i2s 数据格式 分类: 技术论坛
I2S有3个主要信号:
1.SCLK:串行时钟,也叫位时钟(BCLK),即对应数字音频的每一位数据,SCLK都有1个脉冲。SCLK的频率=2×采样频率×采样位数
2.LRCK:帧时钟,用于切换左右声道的数据。LRCK的频率=采样频率。
3.SDATA:串行数据,就是用二进制补码表示的音频数据
4.MCLK:主时钟,也叫系统时钟(Sys Clock)。为了使系统间能够更好地同步,MCLK的频率= 256倍或384倍采样频率。
随着技术的发展,在统一的 I2S接口下,出现了多种不同的数据格式。根据SDATA数据相对于LRCK和SCLK的位置不同分为:
1.左对齐(较少使用)
2.I2S格式(即飞利浦规定的格式)
3.右对齐(也叫日本格式、普通格式)。
这些格式的具体描述如下。
24位左对齐格式
24/16位I2S格式
对于这种标准I2S格式的信号,无论有多少位有效数据,数据的最高位总是出现在LRCK变化(也就是一帧开始)后的第2个SCLK脉冲处。这就使得接收端与发送端的有效位数可以不同。如果接收端能处理的有效位数少于发送端,可以放弃数据帧中多余的低位数据;如果接收端能处理的有效位数多于发送端,可以自行补足剩余的位。这种同步机制使得数字音频设备的互连更加方便,而且不会造成数据错位。
24位右对齐格式
20位右对齐格式
18位右对齐格式
16位右对齐格式
由上述数据格式图可知,对于左/右对齐格式:LRCK为“1”表示正在传输的是左声道的数据,为“0”则表示正在传输的是右声道的数据;对于标准I2S格式:LRCK为“0”表示正在传输的是左声道的数据,为“1”则表示正在传输的是右声道的数据。
综上为了保证数字音频信号的正确传输,发送端和接收端应该采用相同的数据格式和长度。当然,对标准I2S格式来说数据长度可以不同。 索尼337上试过,失败
页:
[1]